搜索新聞

視頻監(jiān)控系統(tǒng)中多畫面處理器的設計

軟硬件設計時要注意的幾個問題
來源:投影時代 更新日期:2008-08-12 作者:pjtime資訊組
內容導航:  分頁瀏覽 | 全文瀏覽

4 軟硬件設計時要注意的幾個問題

    (1)使用幀存儲器AL422應注意的問題

    ·由于幀存儲器AL422是FIFO DRAM,因而須確保WCK和RCK信號始終有且信號的頻率不低于1MHz,因WCK和RCK中頻率較高者將作為DRAM的刷新時鐘信號。

    ·在AL422的/RRST信號的上升沿,/RE信號不能為低,這一點在確定FPGA的編程數(shù)據(jù)時要特點注意(因/RRST和/RE信號均由FPGA提供);

    ·AL422可在5V或3.3V電源電壓下工作,當使用5V電源時,其DEC腳(Pin19)須接2.2μF的去耦電容;當使用3.3V電源時,DEC腳(Pin19)可直接與3.3V相連,并通過0.1μF電容旁路到地;電容均使用鉭電容。由于使用3.3V時,器件功耗低,且受噪聲干擾小,因而在本設計中采用了3.3V電源對AL422供電。

    (2)為避免視頻信號之間的串擾,各種模擬視頻信號間均用較粗的地線隔開,且視頻走線足夠寬。

    以上介紹了黑白四畫面處理器的設計。為了節(jié)省線路板空間并使產品小巧玲瓏,所有的元器件及IC芯片均選用貼片式封裝。鑒于篇幅的限制,本文沒有討論多畫面處理器軟件方面的設計。至于9畫面和16畫面處理器的設計,其設計思想及組成方框圖與該4畫面處理器相類似,只不過要增加A/D、AL422及FPGA,軟件編程也復雜一些。

 標簽:
上一頁 1 2 3 4 5 6 7 
廣告聯(lián)系:010-82755684 | 010-82755685 手機版:m.pjtime.com官方微博:weibo.com/pjtime官方微信:pjtime
Copyright (C) 2007 by PjTime.com,投影時代網 版權所有 關于投影時代 | 聯(lián)系我們 | 歡迎來稿 | 網站地圖
返回首頁 網友評論 返回頂部 建議反饋
快速評論
驗證碼: 看不清?點一下
發(fā)表評論