視頻監(jiān)控系統(tǒng)中多畫面處理器的設(shè)計(jì)

FPGA器件XCS05XL的編程實(shí)現(xiàn)原理
來(lái)源:投影時(shí)代 更新日期:2008-08-12 作者:pjtime資訊組
內(nèi)容導(dǎo)航:  分頁(yè)瀏覽 | 全文瀏覽

    3 FPGA器件XCS05XL的編程實(shí)現(xiàn)原理

    所謂編程就是利用單片機(jī)μPD78F0034將事先設(shè)計(jì)好的數(shù)據(jù)通過(guò)某種方式裝入XCS05XL中,以確定XCS05XL內(nèi)部的CLB和IOB的功能以及布線通道的連接方式,數(shù)據(jù)的寫入只在編程過(guò)程中完成。在正常工作期間,存儲(chǔ)單元只用來(lái)提供固定的控制信號(hào),編程存儲(chǔ)單元以陣列形式分布在XCS05XL中。每個(gè)CLB有幾百個(gè)編程數(shù)據(jù)位,每個(gè)編程數(shù)據(jù)位定義了一個(gè)靜態(tài)存儲(chǔ)單元的狀態(tài),該存儲(chǔ)單元可以控制一個(gè)邏輯函數(shù)查找表位、一個(gè)數(shù)據(jù)選擇器輸入或一個(gè)互連開關(guān)晶體管。Xilinx開發(fā)系統(tǒng)可以將邏輯設(shè)計(jì)轉(zhuǎn)換成網(wǎng)絡(luò)表文件,它自動(dòng)將邏輯電路分區(qū)、設(shè)置和布線,以PROM格式產(chǎn)生編程數(shù)據(jù),并將數(shù)據(jù)存入PROM中。XCS05XL有三種編程模式:從串模式、主串模式和快速模式。編程開始前,芯片會(huì)自動(dòng)檢測(cè)M1和M2腳以確定編程模式,編程結(jié)束后,這些腳就沒(méi)有用了。當(dāng)M1和M2腳為高電平時(shí),選從串模式,這也是目前最常用的一種編程模式。實(shí)際上,此時(shí)M1和M2腳可懸空。如果要選擇主串模式,則M1和M2腳必須與相連或通過(guò)1k℃的下拉電阻接地。

    圖4所示為μPD78F0034單片機(jī)對(duì)FPGA器件XCSO5XL裝載編輯數(shù)據(jù)的示意圖。XCS05XL的編程模式選從串模式,因而其M1、M2腳懸空(即相當(dāng)于接高電平)。XCS05XL的編輯數(shù)據(jù)存儲(chǔ)在單片機(jī)的FLASH ROM里,上電復(fù)位后,單片機(jī)通過(guò)P30腳將數(shù)據(jù)串行傳送到XCSO5XL中。XCS05XL所需的編程時(shí)鐘(CCLK)信號(hào)由單片機(jī)產(chǎn)生,在每個(gè)CCLK的上升沿,XCS05XL通過(guò)DIN腳接收輸入數(shù)據(jù)。

 標(biāo)簽:
廣告聯(lián)系:010-82755684 | 010-82755685 手機(jī)版:m.pjtime.com官方微博:weibo.com/pjtime官方微信:pjtime
Copyright (C) 2007 by PjTime.com,投影時(shí)代網(wǎng) 版權(quán)所有 關(guān)于投影時(shí)代 | 聯(lián)系我們 | 歡迎來(lái)稿 | 網(wǎng)站地圖
返回首頁(yè) 網(wǎng)友評(píng)論 返回頂部 建議反饋
快速評(píng)論
驗(yàn)證碼: 看不清?點(diǎn)一下
發(fā)表評(píng)論