視頻分配器中提高信號完整性的方法

仿真分析
來源:投影時代 更新日期:2008-04-25 作者:佚名
內(nèi)容導(dǎo)航:  分頁瀏覽 | 全文瀏覽

仿真分析

  在現(xiàn)代高速電路設(shè)計中,仿真分析工具能夠給設(shè)計者反饋準(zhǔn)確、直觀的設(shè)計結(jié)果,便于提早發(fā)現(xiàn)隱患,及時修改,縮短設(shè)計時間,降低設(shè)計成本。

圖4 MAX4020配置原理圖

圖5 Hyperlynx仿真結(jié)果

  BoardSim 是HyperLynx公司開發(fā)的仿真工具。BoardSim用于布線以后快速地分析設(shè)計中的信號完整性、電磁兼容性和串?dāng)_問題,生成串?dāng)_強(qiáng)度報告,區(qū)分并解決串?dāng)_問題。電路在沒有進(jìn)行阻抗匹配以及進(jìn)行阻抗匹配后的仿真結(jié)果如圖5所示?梢钥吹,沒有進(jìn)行阻抗匹配的電路示波器中接收端的電壓波形有很大的過沖和下沖,這樣在接收端IC 每個周期將會收到一個非常陡的時鐘信號,而且這樣的波形將會引起很強(qiáng)的電磁輻射。而進(jìn)行匹配的電路經(jīng)仿真發(fā)現(xiàn)信號完整性問題得到了很好的解決。

結(jié)語

  本文分析了高速電路設(shè)計中的信號完整性問題,提出了改善信號完整性的一些措施,并結(jié)合一個VGA視頻分配器系統(tǒng)的設(shè)計過程,具體分析了改善信號完整性的方法。實(shí)踐證明,正確的電路設(shè)計結(jié)合合理的建模仿真是解決高速系統(tǒng)設(shè)計中信號完整性問題的有效措施。

 標(biāo)簽:
上一頁 1 2 3 4 
廣告聯(lián)系:010-82755684 | 010-82755685 手機(jī)版:m.pjtime.com官方微博:weibo.com/pjtime官方微信:pjtime
Copyright (C) 2007 by PjTime.com,投影時代網(wǎng) 版權(quán)所有 關(guān)于投影時代 | 聯(lián)系我們 | 歡迎來稿 | 網(wǎng)站地圖
返回首頁 網(wǎng)友評論 返回頂部 建議反饋
快速評論
驗證碼: 看不清?點(diǎn)一下
發(fā)表評論